UltraSoC今天宣布,將與OpenHW集團合作,提供其行業領先的RISC-V跟蹤編碼器作為開源項目。提供生產級和符合標準的處理器跟蹤解決方案可以為開發人員提供關鍵的驅動力,并支持OpenHW集團實現其基于開源處理器創建開放和商業級技術開發生態系統的目標。
UltraSoC首席執行官魯珀特貝恩斯(Rupert Baines)表示:“我們完全相信行業標準和開源的重要性;通過提供開源的編碼器,我們可以幫助行業采用RISC-V,增強生態系統,支持兼容性和一致性。在軟件領域,開源是常見的模式;但是在硬件領域,我們才剛剛開始探索這種強大的可能性方法。RISC-V ISA提供了初始動力,OpenHW集團等其他組織行業正在推動其進一步發展。同時,法律框架已經發展到支持硬件半導體知識產權(IP)公司放心地授權他們的技術。”
OpenHW集團CEO Rick O ' Connor評論表示:“作為專注于商業IP的提供商,UltraSoC將開放其追蹤硬件,這標志著開源硬件正在加速發展和成熟。對于使用開源CPU的開發人員來說,處理器跟蹤是一項關鍵技術:能夠納入符合標準的RISC-V跟蹤解決方案是對我們不懈追求的巨大貢獻。我們的目標是創建一個全面的生態系統,提供強大可靠的商業級開源平臺。”
開源RISC-V跟蹤解決方案將與RISC-V基金會的處理器跟蹤工作組目前正在開發的處理器跟蹤標準完全兼容。UltraSoC在2016年開發了最初的RISC-V跟蹤編碼算法,此后不久,它作為開源資產捐贈提供了該規范。本規范的標準前實施項目已經發布。自2016年以來,該公司一直是RISC-V基金會的主要貢獻者:其首席技術官Gajinder Panesar是處理器跟蹤小組的聯合主席。
這一開源實現將于2020年第一季度末推出,包括計劃納入標準的核心功能:用戶可以升級到UltraSoC 產品的完整業務,這樣他們就可以使用其他復雜的功能,如多指令退休、無序跟蹤、準確的周期跟蹤以及過濾器和計數器進行更復雜的性能分析。該業務產品與UltraSoC的一系列監控分析工具完全一致,既能支持產品的開發,又能支持優化和網絡安全應用。
該公司將通過為其UltraDevelop工具包提供評估許可,為開源版本提供進一步的支持;工作套件提供了一個基于Eclipse的環境,可以用來捕獲和可視化任何芯片的行為數據。交付的硬件是產品級質量/商業級質量,還包括測試臺和驗證測試。
UltraSoC的嵌入式分析技術可以監控和分析幾乎所有片上架構的行為,包括CPU、片上互連/網絡(NoC)甚至定制邏輯。其監控架構允許系統架構師自由選擇獲取哪個第三方IP,設計哪些部分需要定制編碼,如何實現系統互聯。現在,這種對其業務方法的“開放”產品體現在為處理器跟蹤和調試提供商業級的開源工具。
OpenHW集團成立于2020年初,隨后幾個月發展迅速。其CORE-V處理器基于商用質量的RISC-V內核,以開源的形式提供,帶有相關的處理器子系統IP、工具和軟件。該IP既可用于芯片優化,也可用于FPGA優化。這些內核可用于促進快速設計創新,并確保大規模生產的片上系統(SoC)的高效可制造性。